1 documents found
Information × Registration Number 0400U003167, Candidate dissertation Status к.т.н. Date 27-11-2000 popup.evolution o Title Scalable VLSI processor cores for orthogonal transform execution in real-time mode. Author Al' Kkhatib Akhmad Abdul'fatakh, popup.head Мельник Анатолій Олексійович popup.opponent Николайчук Ярослав Николайович popup.opponent Попов Богдан Олександрович popup.opponent Варіченко Леонід Вікторович Description Об'єкт дослідження: Об'єкт дослідження: нарощувані процесорні ядра НВІС для виконання ортогональних перетворень в реальному масштабі часу. Мета: розробка архітектур та організація функціонування нарощуваних процесорних ядер НВІС ортогональних перетворень. Методи досліджень: обчислювальна математика, цифрова обробка сигналів, цифрові автомати, проектування комп'ютерів та НВІС, моделювання алгоритмів та апаратних засобів, експериментальні досліджідження. Теоретичні результати: алгоритми, обчислення, принципи побудови процесорних ядер НВІС ортогональних перетворень. Практичні  результати: побудова процесорів ортогональних перетворень. Результати впроваджені в науково-дослідних держбюджетних темах та навчальному процесі. Економічний ефект: за рахунок скорочення термінів проектування процесорів ортогональних перетворень. Сфери використаня: науково-дослідні, проектні організації, вища технічна освіта, техніка.технічна освіта, техніка. Registration Date 2000-11-27 popup.nrat_date 2020-04-04 Close
Candidate dissertation
Al' Kkhatib Akhmad Abdul'fatakh. Scalable VLSI processor cores for orthogonal transform execution in real-time mode. : к.т.н. : spec.. 05.13.13 - Обчислювальні машини, системи та мережі : presented. 2000-11-27; popup.evolution: .; Lviv Polytechnic State University. – , 0400U003167.
1 documents found

Updated: 2026-03-23