1 documents found
Information × Registration Number 2123U005092, Article popup.category Стаття Title popup.author popup.publication 01-01-2023 popup.source_user Сумський державний університет popup.source https://essuir.sumdu.edu.ua/handle/123456789/91463 popup.publisher Sumy State University Description Постійне масштабування розмірів польових транзисторів метал-оксид-напівпровідник (MOSFET) описується законом Мура, що призводить до розробки складних технологій електронних компонентів. Через труднощі масштабування планарного CMOS-транзистора з надією на збереження ефективногокерування каналом, пристрої FinFET були представлені для подолання різних проблем, таких як збільшення струму витоку, зменшення струму ввімкнення та погіршення коефіцієнта продуктивності. Пристрої FinFET мають інші важливі переваги перед планарними транзисторами, такі як зменшення випадкових флуктуацій легування та підвищення порогової напруги. Група BSIM продовжує розробляти моделі для комплементарної технології метал-оксид-напівпровідник, представляючи компактні моделі, що залежать від геометрії пристрою та не залежать від матеріалу, що є важливим для проектування електроніки. У даній роботі був досліджений вплив зміни температури від 77 до 377 K на вхідні та вихідні характеристики TG SOI N FinFET 14 нм. Мета дослідження полягає в аналізі впливу температури на порогову напругу, струми увімкнення та вимкнення, підпорогове коливання, зниження бар’єру, викликане стоком, та струм витоку. Berkeley PTM (Predictive Technology Model) використовується в інструментах SPICE і TCAD Atlas. При підвищенні температури від 77 до 377 К спостерігається погіршення співвідношення продуктивності ION/IOFF. The persistent scaling of feature sizes of metal–oxide–semiconductor field- effect transistors (MOSFETs) is described by Moore’s law which lead to the development of sophisticated electronic component technologies. Due to the difficulties in planar CMOS transistor scaling with the hope to preserve a good and acceptable channel control, FinFET devices have been introduced to overcome the different problems such as the increase of the leakage current, the decrease of the ON current and therefore the degradation of the performance ratio. FinFET devices have other important advantages over planar transistor such as reduced random doping fluctuation and the increase the threshold voltage. The BSIM Group continues to develop models for complementary metal–oxide–semiconductor technology by introducing device geometry-dependent, material-independent compact models which is essential for electronics designs. In this paper we investigate the effects of temperature variations from 77 to 377 K on the input and output characteristics of TG SOI N FinFET 14 nm. The aim of the study is to find out how temperature affects the threshold voltage, the ON and OFF currents, the Subthreshold Swing (SS), the Drain Induced Barrier Lowering and the leakage current. The Berkeley PTM (Predictive Technology Model) is used in SPICE and TCAD Atlas tools. While increasing the temperature from 77 to 377 K, the degradation of the performance ratio ION/IOFF is observed. popup.nrat_date 2025-03-24 Close
Article
Стаття
:
published. 2023-01-01;
Сумський державний університет, 2123U005092
1 documents found
search.subscribing
search.subscribe_text
Updated: 2026-03-25
